### FACULTAD DE INGENIERÍA, UNAM

# LABORATORIO DE MICROCOMPUTADORASS

**SEMESTRE 2023-2** 

**GRUPO 11** 

### PREVIO PRÁCTICA 6

### CONVERTIDOR ANALÓGICO/DIGITAL

NOMBRE DEL ALUMNO:

ARRIAGA MEJÍA JOSÉ CARLOS

**PROFESOR** 

ING. ROMAN V. OSORIO COMPARAN

FECHA DE ENTREGA: 14 DE ABRIL DE 2023 CALIFICACION

### **Objetivo**

Familiarizar al alumno con el uso y aplicación del Convertidor Analógico/Digital de un microcontrolador.

**Nota:** Debido a que en el puerto D se encuentran conectados los led y ambos displays, en el ejercicio 1 y 2 la salida se marcaran en ambas salidas.

1.- Empleando el canal de su elección del convertido A/D, realizar un programa en el cuál, de acuerdo a una entrada analógica que se ingrese por este canal, se represente el resultado de la conversión en un puerto paralelo utilizar el arreglo de leds para ver la salida, como se muestra en la figura 6.1.



Figura 6.1 Circuito con lectura de una señal analógica

Aplicamos el algoritmo que viene en el manual de prácticas.

El algoritmo a emplear para el uso del convertidor A/D, con resolución de 8 bits:

- 1. Ubicado en el banco cero, limpiar el puerto A, usando CLRF PORTA.
- 2. Cambiar al banco uno.
- 3. Configurar el puerto A como entradas analógicas, escribir 00H al registro ADCON1.
- 4. Regresar al banco 0.
- 5. Realizar la configuración de la fuente de reloj, el canal de entrada y prender al convertidor A/D, en el registro ADCONO.
- 6. Iniciar la conversión colocando un '1' a la bandera GO/DONE#.
- 7. Generar un tiempo de retardo de 20 microsegundos.
- 8. Esperar a que GO/DONE# sea igual a cero, lo que indica que ha concluido el proceso de conversión.
- 9. Lee el resultado de la conversión del registro ADRESH.

```
processor 16f877A
#include <pl6f877a.inc>
   valor1 equ h'21'
   valor2 equ h'22'
   valor3 equ h'23'
   ctel equ .002
   cte2 egu .200
   cte3 equ .82
   ORG 0
   GOTC INICIO
    ORG 5
INICIO:
   CLRF PORTE ; Limpia PORTE
   BSF STATUS, RPO ; Cambia a banco 1
   MOVLW 00H ; Define puertos A como analógico
   MOVWF ADCON1
    CLRF TRISD ; Limpia TRISD para que sea salidas
   BCF STATUS, RPO ; Cambia al banco 0
   MOVLW B'11111001' ; Cargamos 11xxxxxxx freq,xx111xxx canales, xxxxx00x estado conversion go/done,
                       ; xxxxxxxxl prender convertidor
    MOVWF ADCONO
CICLO:
    BSF ADCONO,GC; inicia conversión A/D
    CALL RETARDO_20US ; espera un retardo
```

Definimos rangos para que se prenda cada led, en este caso dividí los 255 que caben en 8 bits, entre los mismo 8 para tener un rango lo más equitativo. Se verifica a en que rango esta la entrada y se manda a la salida correspondiente.

```
ESPERA:
    BTFSC ADCON0,GC; checa si acabó (vale 0)
    GOTC ESPERA ; se queda en ciclo esperando}
    MOVF ADRESH.W ; lee el resultado
    MOVLW B'000000000' ; 0
    SUBWF ADRESH, W ; W = ADRESH - 0
    BTFSS STATUS, C ; si es positivo siguiente comparacion
    COTO CERO ; es negativo, entonces es cero
    MOVIN B'00100000' :
    SUBWF ADRESH, W ; W = ADRESH - 32
    BTFSS STATUS, C ; si es positivo siguiente comparacion
    GOTC UNC ; es negativo, entonces es uno
    MOVLW B'010000000' :
    SUBWF ADRESH, W ; W = ADRESH - 64
    BTFSS STATUS, C ; si es positivo siguiente comparacion
    GOTC DOS ; es negativo, entonces es dos
    MOVLW B'01100000';
    SUBWF ADRESH, W ; W = ADRESH - 96
    BTFSS STATUS, C ; si es positivo siguiente comparacion
    GOTO TRES ; es negativo, entonces es tres
    MOVLW B'100000000';
    SUBWF ADRESH, W ; W = ADRESH - 128
    BTFSS STATUS, C ; si es positivo siguiente comparacion
    GOTO CUATRO ; es negativo, entonces es cuatro
    MOVLW B'10100000' ;
    SUBWF ADRESH, W ; W = ADRESH - 160
    BTFSS STATUS, C ; si es positivo siguiente comparacion
    MOVLW B'110000000';
    SUBWF ADRESH, W ; W = ADRESH - 192
    BTFSS STATUS, C ; si es positivo siguiente comparacion
    COTC SEIS
    MOVLW B'111000000';
    SUBWF ADRESH, W ; W = ADRESH - 224
    BTFSS STATUS, C; si es positivo siguiente comparacion
    COTC SIETE
    MOVLW B'111111111';
    SUBWF ADRESH, W ; W = ADRESH - 255
    BTFSS STATUS, C ; si es positivo siguiente comparacion
    COTO OCHO
```

A pesar de que hay 3 potenciómetros solamente estamos usando uno, el de hasta la derecha. Podemos ver como al ir subiendo va recorriendo los leds.





Estas son las salidas correspondientes a cada rango.

```
CERO:; num de led encendido
   MOVLW B'000000000'; W = valor de salida = 0
    GOTO CARGA
UNO:
   MOVLW B'00000001' ; W = valor de salida = 1
   GOTO CARGA
   MOVLW B'00000010'; W = valor de salida = 2
   GOTO CARGA
TRES:
   MOVLW B'00000100'; W = valor de salida = 3
    GOTO CARGA
CUATRO:
   MOVLW B'000100000'; W = valor de salida = 4
   GOTO CARGA
CINCO:
   MOVLW B'00010000'; W = valor de salida = 5
   GOTO CARGA
   MOVLW B'001000000'; W = valor de salida = 6
   GOTO CARGA
SIETE:
   MOVLW B'01000000'; W = valor de salida = 7
    GOTO CARGA
OCHO:
   MOVLW B'10000000'; W = valor de salida = 8
   GOTO CARGA
   MOVWF PORTD ; se carga la salida del programa
    GOTO CICLO
```

#### Subrutina para generar un retardo de 20us

```
RETARDO_20US ; subrutina de retardo
    MOVLW ctel
   MOVWF valor1
tres
    MOVLW cte2
    MOVWF valor2
dos
    MOVLW cte3
   MOVWF valor3
uno
    DECFSZ valor3
    GOTC uno
   DECFSZ valor2
    GOTC dos
    DECFSZ valor1
    COTC tres
    RETURN
END
```

2.- Utilizando el circuito anterior, realizar un programa que indique el rango en el cual se encuentra el voltaje a la entrada del convertidor canal seleccionado. Mostrar el valor en un display de 7 segmentos.



Figura 6.2 Circuito actividad 2

| Entrada Analógica | Salida |
|-------------------|--------|
| Ve                |        |
| 0-0.99 V          | 0      |
| 1.0 - 1.99 V      | 1      |
| 2.0 - 2.99 V      | 2      |
| 3.0 - 3.99 V      | 3      |
| 4.00 - 4.80 V     | 4      |
| 4.80 - 5.00 V     | 5      |

Tabla 6.1 Donde Vcc = 5 volts

Utilizamos el mismo algoritmo que en el ejercicio anterior.

```
processor 16f877A
#include <pl6f877a.inc>
    valor1 equ h'21'
    valor2 equ h'22'
    valor3 equ h'23'
    ctel equ .002
    cte2 equ .200
    cte3 equ .82
    ORG 0
    GOTC INICIO
    ORG 5
INICIO:
    CLRF PORTE ; Limpia PORTE
    BSF STATUS, RPO ; Cambia a banco 1
    MOVLW 00H ; Define puertos A como analógico
    MOVWF ADCON1
    CLRF TRISD ; Limpia TRISD para que sea salidas
    BCF STATUS, RPO ; Cambia al banco 0
    MOVLW B'11111001'
                        ; Cargamos llxxxxxx freq,xxlllxxx canales, xxxxx00x estado conversion go/done,
                        ; xxxxxxxl prender convertidor
    MOVWF ADCONO
CICLO:
    BSF ADCONO,GC; inicia conversión A/D
    CALL RETARDO 20US ; espera un retardo
```

Al igual que en el anterior dividimos entre 5 para sacar los valores de la tabla y para el ultimo renglón se saca el equivalente de los .20V.

```
ESPERA:
   BTFSC ADCONO, GO; checa si acabó (vale 0)
    GOTC ESPERA ; se queda en ciclo esperando}
   MOVF ADRESH, W ; lee el resultado
   MOVLW B'00110011'; 51
    SUBWF ADRESH, W ; W = ADRESH - 51
   BTFSS STATUS, C ; si es positivo siguiente comparacion
    GOTO CERO ; es negativo, entonces es cero
   MOVLW B'01100111'; 103
    SUBWF ADRESH, W ; W = ADRESH - 103
   BTFSS STATUS, C ; si es positivo siguiente comparacion
    GOTC UNC ; es negativo, entonces es uno
   MOVLW B'10011011'; 155
    SUBWF ADRESH, W ; W = ADRESH - 155
   BTFSS STATUS, C ; si es positivo siguiente comparacion
   GOTC DOS ; es negativo, entonces es dos
   MOVLW B'11001111' ; 207
    SUBWF ADRESH, W ; W = ADRESH - 207
   BTFSS STATUS, C ; si es positivo siguiente comparacion
    GOTC TRES ; es negativo, entonces es tres
   MOVLW B'111111001'; 249
    SUBWF ADRESH, W ; W = ADRESH - 249
   BTFSS STATUS, C ; si es positivo siguiente comparacion
    GOTO CUATRO ; es negativo, entonces es cuatro
    GOTC CINCO
```

#### Las salidas y subrutina de retraso

```
MOVLW B'000000000'; W = valor de salida = 0
    GOTO CARGA
UNO :
   MOVLW B'00000001'; W = valor de salida = 1
    GOTO CARGA
    MOVLW B'000000010'; W = valor de salida = 2
                                                       , 450 - 455 - 5 --/ :11111111
                                                       RETARDO_20US ; subrutina de retardo
    MOVLW B'00000011'; W = valor de salida = 3
                                                          MOVLW ctel
    GOTO CARGA
                                                          MOVWF valor1
CUATRO:
                                                       tres
   MOVLW B'00000100'; W = valor de salida = 4
                                                          MOVLW cte2
    GOTO CARGA
                                                          MOVWF valor2
                                                       dos
    MOVLW B'00000101'; W = valor de salida = 5
                                                          MOVWF valor3
CARGA:
   MOVWF PORTD ; se carga la salida del programa
                                                          DECFSZ valor3
   COTC CICLO
                                                          GOTC uno
; 0 - 51 = 0 --> '00110011'
                                                          DECFSZ valor2
; 52 - 103 = 1 --> '01100111'
                                                          GOTO dos
; 104 - 155 = 2 --> '10011011'
                                                          DECFSZ valor1
; 156 - 207 = 3 --> '11001111'
                                                          COTO tres
; 208 - 249 = 4 --> '111111001'
                                                          RETURN
; 250 - 255 = 5 --> '111111111'
```









3.- Realizar un programa, de manera que identifique cuál de tres señales analógicas que ingresan al convertidor A/D es mayor que las otras dos; representar el resultado de acuerdo al contenido de la tabla 6.2.

| Señal         | PD2 | PD1 | PD0 |
|---------------|-----|-----|-----|
|               |     |     |     |
| Ve1>Ve2 y Ve3 | 0   | 0   | 1   |
| Ve2>Ve1 y Ve3 | 0   | 1   | 1   |
| Ve3>Ve1 y Ve2 | 1   | 1   | 1   |

Tabla 6.2

Si v1 es mayor en el display sale 1, si v2 es mayor sale 3 y si v3 es mayor sale 7

Circuito empleado para este ejercicio.



Figura 6.3 Tres señales analógicas

Usamos el mismo algoritmo, solamente que usando los tres potenciómetros para poder guardar 3 variables.

```
processor 16f877A
#include <pl6f877a.inc>
    valor1 equ h'21'
    valor2 equ h'22'
   valor3 equ h'23'
   ctel equ .002
   cte2 equ .200
    cte3 equ .82
   vel equ h'24'
   ve2 equ h'25'
    ve3 equ h'26'
    ORG 0
   GOTC INICIO
   ORG 5
INICIO:
    CLRF PORTE ; Limpia PORTE
    BSF STATUS, RPO ; Cambia a banco 1
    MOVLW 00H ; Define puertos E como analógico
   MOVWE ADCON1
    CLRF TRISD ; Limpia TRISD para que sea salidas
    BCF STATUS, RPO ; Cambia al banco 0
   MOVLW B'11101001'; Cargamos freq, canales, go/done, prender conv
    MOVWE ADCONO
    BSF ADCONO,GC; inicia conversión A/D canal 5
   CALL RETARDO_20US ; espera un retardo
ESPERAL:
   BTFSC ADCONO.GC : checa si acabó (vale 0)
    COTC ESPERAl ; se queda en ciclo esperando
    MOVF ADRESH, W ; lee el resultado
   MOVWF vel ; guarda vel
   MOVLW B'11110001'; Cargamos 11 freq, 110 canales, 00 algo, 1 prender conv
    MOVWE ADCONO
    BSF ADCONO, GC; inicia conversión A/D canal 6
   CALL RETARDO_20US ; espera un retardo
ESPERA2:
   BTFSC ADCONO,GC; checa si acabó (vale 0)
    GOTC ESPERA2 ; se queda en ciclo esperando
    MOVF ADRESH, W ; lee el resultado
    MOVWF ve2 ; guarda ve2
    MOVLW B'11111001'; Cargamos freq, canales, go/done, prender conv
    MOVWF ADCONO
    BSF ADCONO,GC ; inicia conversión A/D canal 7
    CALL RETARDO_20US ; espera un retardo
```

Comienza las comparaciones para ver cual valor es más grande y se manda a la salida correspondiente.

```
ESPERA3:
     BTFSC ADCONO, GO; checa si acabó (vale 0)
     GOTC ESPERA3 ; se queda en ciclo esperando
    MOVF ADRESH, W ; lee el resultado
     MOVWF ve3 ; guarda ve3
    MOVE ve3,W ; W = ve3
     BCF STATUS, C
     SUBWF ve2, W ; W = ve2 - ve3
     BTFSS STATUS, C ; si ve2 es mayor C prende
     GOTC VE3MAYOR ; si ve3 es mayor entra aquí (otra comparación)
     MOVF ve2,W ; W = ve2
     BCF STATUS, C
     SUBWF vel, W ; W = vel - ve2
     BTFSS STATUS, C ; si vel es mayor C prende
     GOTC RES2 ; si ve2 es mayor va a RES2
     GOTO RES1 ; si vel es mayor va a RES1
 VE3MAYOR:
    MOVF ve3, W ; W = ve3
     BCF STATUS, C
     SUBWF vel, W ; W = vel - ve3
     BTFSS STATUS, C ; si vel es mayor C prende
     GOTC RES3 ; si ve3 es mayor va a RES3
     COTC RES1 ; si vel es mayor va a RES1
    MOVLW B'00000111'; W = 1 mayor = salida 111
     COTC CARGA
 RES2:
     MOVLW B'00000011'; W = 2 mayor = salida 011
     GOTC CARGA
 RESS:
     MOVLW B'00000001'; W = 3 mayor = salida 001
     COTC CARGA
 CARGA:
     MOVWF PORTD ; carga la salida
     GOTC CICLO
Subrutina de retardo
 RETARDO_20US ; subrutina de retardo
    MOVLW ctel
```

```
MOVWF valor1
   MOVLW cte2
   MOVWF valor2
dos
   MOVLW cte3
   MOVWF valor3
uno
   DECFSZ valor3
   GOTC uno
   DECFSZ valor2
   GOTO dos
   DECFSZ valor1
   GOTO tres
   RETURN
END
```

## V1 es mayor



### V2 es mayor



V3 es mayor

